LPC2103学习之PLL

好久没来博客了。一直忙考试了,不过一切都结束了,暂时能够继续作本身想作的事情了。今天来实验室继续玩ARM了,学习了2103的PLL部分。总的来讲,仍是比较简单。固然关于PLL这个硬件的具体实现我还不是很清楚,当初高频没学好喃。。学习


PLL的概述:spa

PLL它原本接收的输入时钟频率范围仅为10MHz~25MHz,而后能够经过一个振荡器(CCO)倍增到范围10MHz~70MHz。倍频器能够是1到32的一个整数,不过实际上没那么多,由于跟LPC2103具体的最大工做频率相关。最高频率为70MHz。CCO的操做频率为156MHz~320MHz。故在PLL内部还有一个额外的分频器在PLL提供所须要的输出频率时使CCO保持在其频率范围。输出分频器能够设置为二、四、八、16分频产生输出时钟。下图展现了PLL的内部逻辑原理。博客


PLL激活由PLLCON寄存器控制,PLL倍频器和分频器的值由PLLCFG寄存器控制。因为芯片的全部操做都依赖于PLL(包括看门狗),若是操做PPL错误的话,将引发后续的执行错误。因此咱们须要对它进行保护,保护的操做相似于操做看门狗定时器的馈送序列来实现。PLL在芯片复位时和进入掉电模式后关闭并旁路。PLL的使能只能经过软件实现。程序必须在配置并激活PLL后等待其锁定,而后做为时钟源链接到PLL。it

下面就是PLL的相关寄存器,很少,只有4个。原理



1。选择须要操做的处理器操做频率(CCLK),根据处理器的总体要求等各方面来设定。外围器件的时钟频率能够低于处理器频率。软件

2.选择振荡器频率(Fosc)。CCLK必定是Fosc的整数倍。配置

3.计算M值匹配MSEL位。M = CCLK/Fosc。M的取值范围为1~32,在PLLCFG中,写入MSEL的值为M-1.硬件

4.选择P值以配置PSEL位,使Fcco在定义的限制频率范围内。P必须是一、二、4或8其中的一个。写入PPCFG中PSEL的值见下表。定时器



PLL的操做也有两种方式。程序

一是.查询方式

1.PLLCON=1,设定PLL以前,需使能PLL,但不能链接PLL。

2.设定P和M的值(PLLCFG)

3.发送PLL馈送序列。

4.等待PLL锁定--PLLSTAT.10 = 1.

5.PLLCON=3,设定P和M以后,链接PLL。

6.发送PLL馈送序列,把P和M的值写入硬件。

二是中断方式

1.PLLCON=1,设定PLL以前,需使能PLL,但不能链接PLL。

2.设定P和M的值(PLLCFG)

3.发送PLL馈送序列。

PLL中断服务程序:

4.PLLCON=3,设定P和M以后,链接PLL。

5.发送PLL馈送序列,把P和M的值写入硬件。

6.禁止PLL中断,返回。

 

以上就是关于PLL的部分。参考《EasyARM2103教材》

 

天天进步一点。

相关文章
相关标签/搜索