单bit跨时钟域同步电路设计

做个假设:需要将100M时钟下的脉冲同步到1M的时钟域下,如果按照打拍的方式,需要延展100拍后再进行跨时钟域才能保证信号能在1M时钟域正确采到,这种设计方法未免太愚蠢而又浪费资源。 本篇介绍两种可以同时处理快到慢、慢到快所有时钟频率的脉冲同步设计电路情况。 脉冲同步 电平同步 脉冲同步 注: * 蓝色为 A 时钟域的寄存器; * 红色为 B 时钟域的寄存器; 实现说明 该模块关键寄存器是sign
相关文章
相关标签/搜索