Xilinx FIFO 仿真总结

 这篇文章的原由是想用FIFO去解决异步时钟源的问题。由于想用Spartan-6去从图像传感器采集图像,因此想直接用pclk作为FIFO的写时钟,传感器的行同步信号HS做为FIFO写是能输入,这样能够省去好多coding的工做。然而,事情每每不会那么顺利,我发现pclk的时钟是只有在有数据的时候才会从传感器输出,当传感器不输出数据时,pclk也就不会跳动了。具体时序可参考仿真图的wr_clk. 
相关文章
相关标签/搜索