FPGA电路逻辑的原理图方式设计与验证

实验1:拼接 4-16译码器 实验要求 用2片3-8 译码器拼接成4-16 译码器 仿真验证电路的正确性 注意观察输出信号的毛刺(竞争冒险) 设计思路 因为有四个输入端,则采用两个74LS138,将第一片的前三个作为三个输入A、B、C,第四个输入D的非接第一片的G1端,本身接入第二片的G1,当D为0时则通第一片,当它为1时,通第二片,这样就可以实现4-16译码的功能了。 实验步骤 1.打开Quar
相关文章
相关标签/搜索