PCB设计中串扰的几种影响及其最小化

在高速、高密度PCB设计中一般提供一个完整的接地平面, 从而使每条信号线基本上只和它最近的信号线相互影响, 来自其它较远信号线的交叉耦合是可以忽略的。尽管如此, 在模拟系统中, 大功率信号穿过低电平输入信号或当信号电压较高的元件( 如 TTL) 与信号电压较低的元件( 如 ECL) 接近时, 都需要非常高的抗串扰能力。在PCB设计中, 如果不正确处理, 串扰对高速 PCB 的信号完整性主要有以下两
相关文章
相关标签/搜索