超快速进位加法器设计

  整体原理图如图所示   考虑到进位链过长反而容易产生不稳定时序。延迟也比较大,本次采用4级网络设计,进位链的结构只有4级。 如图所示,A B为加法器的输入信号,S为加法器的输出信号,其中S[16]是加法器进位输出。   其中PG4模块为进位传播信号P和进位产生信号G的产生模块。和每一级的进位无关。 Chain模块为曼彻斯特进位链进位信号产生模块,其输入为上文所提到的P和G信号,输出为该级别的进
相关文章
相关标签/搜索