利用FPGA的IP核实现FIR滤波器

一、首先是设计指标: 采用最优化设计方法(firpm),设计一个阶数为16阶(长度为17)的线性相位低通FIR滤波器,截止频率为500hz,fs=2000hz。,系数量化位数为12bit,输入数据位宽为12bit,输出数据位宽为25Bit,系统时钟为2khz。   二、设计流程: (1)利用MATLAB设计滤波器系数,浮点数类型。 (2)Matlab测试滤波器性能,输入观察输出。 (3)利用FPG
相关文章
相关标签/搜索