高速EDA设计 实验一

高速EDA设计 实验一 实验1:拼接 4-16译码器 实验要求 用2片3-8 译码器拼接成4-16 译码器 仿真验证电路的正确性 注意观察输出信号的毛刺(竞争冒险) 实验内容 为了达到四位二进制输入的目的,将两片74138芯片进行级联,具体原理图如下: 仿真后的波形图如下图所示: 实验2A : 设计M=12的计数器 实验要求 用161计数器芯片,设计一个M=12的计数器上电后,对CLK信号,从0顺
相关文章
相关标签/搜索