高速电路EDA设计第一次实验

一.利用74LS138实现4-16译码器 设计要求: · 用2片3-8 译码器拼接成4-16 译码器 · 仿真验证电路的正确性 · 注意观察输出信号的毛刺(竞争冒险) 设计思路: 如下图所示,我们让最高位输入IN_D接到片1的G2BN,接到片2的G1,这样若IN_D=0,则上方的芯片被选中,下方芯片被禁用,若IN_D=1,则相反。 电路逻辑设计如下: 用QuartusⅡ进行功能性仿真后得: 用Qu
相关文章
相关标签/搜索