MIPS架构的cpu设计仿真(武汉大学)——3

该cpu设计仿真采用增量模型。 从最简单的一条指令的流水线开始 然后一步步增加功能,添加支持的指令条数,解决指令间的冒险 预计最低会做到支持{add,sub,ori,lw,sw,beq,j }指令的五级流水线 版本1.0 实现了一个原始的支持ori指令的五级流水线 例如如下指令: ori $1 $s0 0x0013 #将0号寄存器的值与0x0013进行或操作,结果储存在一号寄存器中 ori $1
相关文章
相关标签/搜索