超详细!基于Proteus的简易测频计实现(数字电路课程设计)

本文阐述基于Proteus 7.8的简易测频计电路的实现,附具体电路的工程文件下载: 工程文件下载链接 设计要求 闸门时间1S﹑10S可选。 读数保持时间10秒(可选)。 四位数字显示,范围000.1~9999 Hz。 能够自动进行下一次测量。 设计方法 分模块完成: (1) 施密特整形电路,对输入信号进行整形,提高测量的稳定性和可靠性。 (2) 秒信号发生器及分频器,采用计数器构成模1和模10的
相关文章
相关标签/搜索