STM32存储器映射和寄存器映射

存储器映射

  对于Cortex-M3来说,有一块4G大小的存储器空间。存储器映射指的是芯片厂商为这个空间分配地址的操做。这4G空间被均匀地划分为8个大小为512MB的存储块(block),而且每一个块都各具特点。下面主要介绍Block1~Block2。ui

Block0

  Block0的地址范围为0x0000_0000~0x1FFF_FFFF。它被设计用来存放代码程序,其中主要有FLASH、SYSTEM MEMORY和OPTION BYTES:spa

    FLASH:起始地址为0x0800_0000,存放用户程序和掉电保存数据。FLASH容量从16k到512k不等,以STM32F10x8系列为例,8表明FLASH容量为64k,因此结束地址就为0x0801_FFFF。设计

    SYSTEM MEMORY:系统存储器,存放了BootLoader程序,禁止用户改动,该程序主要用于串口下载。指针

    OPTION BYTES:选项字节,能够配置读写保护、看门狗等。code

  这里简单说一下地址分配。整块4G存储器开始地址标为0x0000_0000,结束地址为0xFFFF_FFFF,地址表示采用了十六进制,一共8*4=32bit,而2^32恰好就是4G。存储器的基本单元是一个字节,每一个地址都对应这样一个单元,所以用32位地址来表示,其容量恰好就是4GB。同理,根据Block0的起止地址,也能够计算获得其容量为512MB。blog

 

Block1

  Block1的地址范围为0x2000_0000~0x3FFF_FFFF。其中0x2000_0000~0x2000_FFFF被划为SRAM,主要是用于程序运行的堆栈开销。内存

 

Block2

  Block2的地址范围为0x4000_0000~0x5FFF_FFFF。这块空间被充分用做外设寄存器。根据总线不一样,将外设分为三大块,第一块是APB1总线外设,起始地址为0x4000_0000;第二块是APB2总线外设,起始地址为0x4001_0000;最后一块为AHB总线外设,起始地址为0x4001_8000。it

 

 

寄存器映射

  寄存器映射主要针对于Block2。这种映射不一样于存储器映射的分配地址操做,而是在程序中对具备特定功能的内存单元进行命名的过程,每一个内存单元都是四个字节,称做寄存器。例如GPIOA外设有个寄存器地址范围为0x4001_0800~0x4001_0803,该寄存器是用来配置GPIOA部分端口工做模式的,所以被映射为GPIOA_CRL。由此可知,这种映射方便了对寄存器的访问操做,由于若是每次访问寄存器都要查地址范围的话是很痛苦的。class

GPIOA_CRL

  如何实现这种映射的呢?以GPIOA_CRL为例,其映射地址 = 外设总基地址(块基地址)+ 总线相对于外设总基地址的偏移 + 具体外设基地址相对于总线基地址的偏移 + 寄存器相对于具体外设基地址的偏移。配置

  外设总基地址刚好就是Block2的起始地址0x4000_0000;

  GPIO属于APB2总线外设,所以查阅芯片手册以下图所示,咱们其实直接能够获得APB2起始地址和GPIOA的起始地址,可是程序中通常不这么作,而是以偏移量来表示层次关系。从图中可计算到总线相对于外设总基地址的偏移为0x1_0000,GPIOA相对于APB2基地址的偏移为0x800。

    

  再查阅GPIO的寄存器组,以下图所示。能够获得CRL寄存器相对于GPIO基地址偏移为0x00。综上GPIOA_CRL的基地址为:0x4000_0000+0x1_0000+0x800+0x00。

    

 

程序中地址映射

  STM32固件库中,有个头文件叫stm32f10x.h,其中就定义了寄存器的映射,部分代码以下:

 

  外设基地址PERIPH_BASE:

#define PERIPH_BASE           ((uint32_t)0x40000000)

 

  总线基地址,在外设基地址上加上偏移:

#define APB1PERIPH_BASE       PERIPH_BASE
#define APB2PERIPH_BASE       (PERIPH_BASE + 0x10000)
#define AHBPERIPH_BASE        (PERIPH_BASE + 0x20000)

  

  GPIO外设基地址,在APB2总线基地址上加上偏移:

#define GPIOA_BASE            (APB2PERIPH_BASE + 0x0800)
#define GPIOB_BASE            (APB2PERIPH_BASE + 0x0C00)
#define GPIOC_BASE            (APB2PERIPH_BASE + 0x1000)
#define GPIOD_BASE            (APB2PERIPH_BASE + 0x1400)
#define GPIOE_BASE            (APB2PERIPH_BASE + 0x1800)
#define GPIOF_BASE            (APB2PERIPH_BASE + 0x1C00)
#define GPIOG_BASE            (APB2PERIPH_BASE + 0x2000)

 

  定义GPIO外设结构体,由于结构体成员在内存中是连续的,这种形式与寄存器组很是相似,因此用结构体可以很好的管理寄存器:

typedef struct { __IO uint32_t CRL; __IO uint32_t CRH; __IO uint32_t IDR; __IO uint32_t ODR; __IO uint32_t BSRR; __IO uint32_t BRR; __IO uint32_t LCKR; } GPIO_TypeDef;

 

  定义GPIOA结构体指针,由于单单定义GPIO外设结构体,并不能肯定其内存地址,所以用指针将其绑定到GPIOA外设基地址:

#define GPIOA               ((GPIO_TypeDef *) GPIOA_BASE)

 

  访问寄存器方式的对比,映射访问明显更为直观:

//直接的地址访问
*(unsigned int *)(0x4001_0800)|= 0x0001; //映射访问
GPIOA->CRL |= 0x0001;
相关文章
相关标签/搜索