如何在FPGA中实现高效的compressor加法树

引言 大规模的整数加法在数字信号处理和图像视频处理领域应用很多,其对资源消耗很多,如何能依据FPGA物理结构特点来有效降低加法树的资源和改善其时序特征是非常有意义的。本篇论文是基于altera公司的FPGA,利用其LUT特点,探索设计最大程度利用LUT以及改善时序的compressor树的结构。 1 半加器和全加器 半加器是两个输入bit相加,输出结果S和进位C。表达式为: S=A^B C=A∙B
相关文章
相关标签/搜索