利用chipscope抓取内部信号

1.软件与硬件平台 软件平台:win10+ISE14.7 硬件平台:FPGA型号 XC6SLX45 2.任务要求 调用ISE内部IP核生成ROM,初始化ROM数据。利用chipscope观察ROM读时序和从中读取的数据。 3.各模块例化 3.1 创建ROM初始化文件 Xilinx FPGA的片内ROM支持初始化数据配置。我们创建一个名为rom_init.coe的文件,注意它的后缀一定是“.coe”
相关文章
相关标签/搜索