学习利用Verilog的crc校验码生成

关于crc校验码的原理,就不详细的说了,感觉心里明白就可,比赛前再看看。 求法大概这样: 给定一个生成多项式g(x)=xn1+xn2+… …+1,这里最高幂次假设是m。 假设g(x) = x4 + x3 + 1,则对应代码为G = 11001。 要发送的信息为A 假设A = 1011001,接着将A左移m位(即在A右侧添m个零)得到B 然后用B模二除G,所得的余数就是校验字段crc校验码。 模2除
相关文章
相关标签/搜索