专家支招:使用MATLAB和Simulink算法建立FPGA原型

芯片设计和验证工程师一般要为在硅片上实现的每一行RTL代码写出多达10行测试平台代码。验证任务在设计周期内可能会占用50%或更多的时间。尽管如此辛苦,仍有接近60%的芯片存在功能瑕疵,须要返工。因为HDL仿真不足以发现系统级错误,芯片设计人员正利用FPGA来加速算法建立和原型设计。算法   利用FPGA处理大型测试数据集可使工程师快速评估算法和架构并迅速作出权衡。工程师也能够在实际环境下测试设计,
相关文章
相关标签/搜索