【转载】Allegro Auto Rename器件反标注教程

 Cadence设计时通常不主张在PCB文件中更改Logic(PADS的ECO更改),不过Auto Rename仍然是很是实用的功能,按照布局重排位号,能够让PCB的丝印标识更清晰,容易检查,位号易找,方便维修等。下面简略记录一下Auto Rename简单方法。布局

 

1.       备份好Rename前的PCB.brd文件及原理图.DSN文件,并确保Capture导入Allegro文件无异常,防止操做失误致使前功尽弃。设计

2.       Allegro中点击Logic-->Auto Rename RefDes-->Rename,出现以下对话框:3d

  

3.       点击Attach property,components,而后在find栏中选择Comp(or Pin),而后点击More(以下图所示),component

  

   在下面对话框中选择Comp(or pin)blog

  

4.       Name filter中选择C*,点击按钮,选择到右边框,注意将CON*,CT*单击位号移出。检查没有问题后点击Apply。会弹出Edit property对话框。点击Auto_Rename,再点击Apply,将Auto_Rename属性加到须要C*元件中,Show Properties对话框也会显示AUTO_RENAME属性,以下图所示it

   
   

5.       从新激活Rename RefDes对话框,点击More,将RefDes Prefix中*更改成C原理

并检查Ordering的方向,Left to Righ then Downwards无误后点击Close.方法

  

6.  回到Rename RefDes对话框,点击Renameim

  

7.       即完成C* Rename。Allegro Command对话框中会提示Rename完成的状况。以下图:d3

  

8.  重复上述步骤2-->7, 完成R*, RN*(排阻) D*,Q*,X*, L*, CON*,J*, CN*等元件的Rename。

9.  打开原理图工程文件,点击Tools-->Back Annotate,以下图所示。

    

10. 确认反标PCB文件及目录,反标注文件输出目录。

11. 点击确认,即完成反标,反标完成后保存原理图。

12. 反标注完成后,可在原理图中从新导出生成网表,而后pcb中导入网表,确认反标注正确。

相关文章
相关标签/搜索