【ZYNQ Ultrascale+ MPSOC FPGA教程】第二十三章 PS端DP的使用

原创声明:

本原创教程由芯驿电子科技(上海)有限公司(ALINX)创做,版权归本公司全部,如需转载,需受权并注明出处。工具

适用于板卡型号:

AXU2CGA/AXU2CGB/AXU3EG/AXU4EV-E/AXU4EV-P/AXU5EV-E/AXU5EV-P /AXU9EG/AXU15EGorm

 

vivado工程目录为“ps_hello/vivado”视频

vitis工程目录为“ps_dp/vitis”blog

 

本章介绍PS端DisplayPort的使用。Vivado工程仍然基于“ps_hello”教程

软件工程师工做内容接口

如下为软件工程师负责内容。内存

1. 接口介绍

DisplayPort v1.2协议,支持4个5.4G的lane,但本控制器只支持两个lane,分辨率最大支持4096*2160@30。it

控制器数据接口以下图:io

图中,AXI-M用于读取内存中的视频和音频数据,这里叫非实时音视频,DPDMA有六个通道,其中3路用于视频,1路用于图形,2路用于音频。编译

2. Example工程介绍

  1. 新建platform,过程再也不介绍,在”PS端RTC中断实验”中已经介绍过。

1)配置BSP

并将psu_dp驱动改成dppsu,而后点击OK

3)导入example工程

4) 例子默认是1080P,RGBA显示的,能够将RGBA的Alpha值都改为FF,使显示效果更好,保存,并编译工程。

3. 板上验证

链接板上的MINI DP接口

下载后,显示效果以下

在串口工具中能够看到DP口进行了训练并成功运行。

相关文章
相关标签/搜索