FPGA实现1024x768的像数显示VGA图像【转】

下面以1024x768@59.94Hz(60Hz)为例,每场对应806个行周期,其中768为显示行。测试 每显示行包括1344点时钟,其中1024点为有效显示区。code 由此可知:须要点时钟频率:806*1344*60约65MHz. input   VGA测试程序实如今VGA的显示器上显示测试图像,图像的内容能够经过按键 KEY1来改变,总共实现13副测试图像的显示:全黑-全白-全红-全绿-全蓝
相关文章
相关标签/搜索