变量说明:spa
$@ ---> 目标文件命令行
$^ ---> 全部的依赖文件调试
$< ---> 第一个依赖文件编译
@echo 正在编译xx模块......基础
当make执行时,会输出“正在编译xx模块......”,但不会输出命令变量
echo 正在编译xx模块......file
make执行将输出:echo 正在编译xx模块......程序
正在编译xx模块......error
说明:“@”字符在命令行前面,这个命令将不被make显示出来。若是make执行带参数“-n”或“--just-print”,那么只是显示命令不执行。这有利于调试Makefile。而make参数“-s”或“--slient”则是全面禁止显示命令word
若是要让上一条命令的结果应用于下一条跳命令时,使用分号分隔这两条命令。好比,第一条命令cd,第二条命令得在cd以后基础上运行,那么就不能把这两条命令写在两行上,而应该写在一行上,用分号分割。
示例:
exec:
cd /home/hchen
pwd
示例:
exec:
cd /home/hchen; pwd
当咱们执行“make exec”时,第一个例子中的cd没有做用,pwd会打印出当前的Makefile目录,第二个例子中,cd就起做用了,pwd会打印出“/home/chen”。
每当命令运行完成后,make会检测每一个命令的返回码。若是命令返回成功,那么make会执行下一条命令,当规则中的全部命令成功返回后,这个规则就算是成功完成了。若是一个规则中的某个命令出错了(命令退出码非零),那么make就会终止执行当前规则,这将有可能终止全部规则的执行。
有时,命令的出错并不表示错误,例如mkdir命令。若是目录不存在,mkdir成功执行,若是目录存在则出错。但此时咱们不但愿mkdir出错而终止规则的运行。
忽略命令的出错,能够在Makefile的命令行前加减号“-”,标记为无论命令出不出错都认为成功。
全局的办法:给make加上-i或是--ignore-errors参数,那么Makefile中的全部命令都会忽略错误。
若是一个规则以“.IGNORE”为目标,那么这个规则中的全部命令都会忽略错误。
make的参数“-k”或是“--keep-going”,表示若是规则中的某个命令出错了,那么终止改规则,但继续执行其余规则。
不一样目录下都有本身的Makefile文件。有利于Makefile简介,易于维护,对于模块编译和分段编译有着很是大的好处。
例如,子目录subdir,该目录下有个Makefile文件指明该目录下文件的编译规则。那么总控的Makefile能够这样写:
subsystem:
cd subdir && $(MAKE)
等价于:
subsystem:
$(MAKE) -C subdir
定义$(MAKE)宏变量的意思是,也许咱们的make须要一些参数,因此定义成一个变量比较利于维护。这两个例子都是先进入“subdir”目录,而后执行make命令。
总控的Makefile的变量能够传递到下级的Makefile中(若是显式声明),可是不会覆盖下层的Makefile中所定义的变量,除非指定“-e”。
传递变量到下级Makefile,能够声明:export <variable...>
若是不想传递变量到下级Makefile,能够声明:unexport<variable...>
示例:
export variable = value
等价于:
variable = value
export variable
等价于:
export variable:=value
等价于:
variable := value
export variable
示例二:
export variable += value
等价于:
variable += value
export variable
若要传递全部变量,一个export就好了,后面什么不用跟,表示传递全部的变量。
注:变量SHELL和MAKEFLAGS变量,这两个变量无论是否export,老是要传递到下层Makefile中,特别是MAEFLAGS变量,其中包含了make的参数信息。若是执行总控“Makefile”时有make参数或是在上层Makefile中定义了这个变量,那么MAKEFILES变量将会是这些参数,并会传递到下层Makefile中,这是一个系统级的环境变量。
可是make命令中的几个参数不往下传递,“-C”,“-f”,“-h”,“-o”和“-W”,若是他们想往下层传递参数,能够:
subsystem:
cd subdir && $(MAKE) MAKEFLAGS=
若是定义了环境变量MAKEFLAGS,那么得确信其中的选项是都会用到的。若是其中有“-t”,“-n”,“-q”,可能会有意想不到的后果。
参数“-w”或“--print-directory”会在make的过程当中输出一些信息,看到目前的工做目录。好比下级make目录是“/home/hchen/gun/make”,若是咱们使用“make -w”来执行,那么当进入该目录时会看到:
make: Entering directory '/home/hchen/gnu/make'.
而在完成下层make后离开目录时,会看到:
make:Leaving directory '/home/hchen/gnu/make'
当使用“-C”参数指定make下层Makefile时,“-w”会被自动打开。若是参数中有“-s”(“--slient”)或是“--no-print-directory”,那么,“-w”老是失效的。
Makefile中能够为相同的命令序列定义一个变量,以“define”开始,“endef”结束,示例:
define run-yacc
yacc $(firstword $^)
mv y.tab.c $@
endef
说明:“yun-yacc”是命令包的名字,不要和Makefile中的变量重名。在“define”和“endef”中的两行就是命令序列。这个命令包中的第一个命令是运行Yacc程序,由于Yacc程序老是生成“y.tab.c”的文件,因此第二行的命令就是把这个文件更名字。
实例:
foo.c:foo.y
$(run-yacc)
在这个命令包的使用中,命令包“run-yacc”中的“$^”就是“foo.y”,“$@”就是“foo.c”,make执行命令包时,命令包中的每一个命令会被依次独立执行。