DSP学习一:ADAU1452与Sigma Studio

关于I2S中的几个时钟关系安全 一、SCLK/BCLK:串行时钟,也称做位时钟,对应于数字音频的每一位数据异步                               f(SCLK) = 2 * 采样频率 * 采样位数blog 二、LRCK:帧时钟,用于切换左右声道的数据,LRCK为1时表示左声道数据,0表示右声道数据接口                                f(LR
相关文章
相关标签/搜索