FPGA设计——CMOS图像采集与以太网传输显示(MT9V011)

1. 概述 本设计采用FPGA技术,将CMOS摄像头(DVP接口)的视频数据采集,并通过以太网传输(UDP方式)给PC机,上位机DEMO通过套接字编程,将视频实时显示在屏幕上。 2. 硬件系统框图 CMOS采用MT9V011(30万像素),FPGA采用ALTERA公司的CYCLONE IV,以太网卡采用REALTK公司的100M网卡芯片,硬件框图如下: 硬件平台采用ETree的FPGA开发板(某宝
相关文章
相关标签/搜索