dsPIC33EP振荡器配置笔记

目录 数据手册分析  使用主振荡器和PLL配合的配置步骤 内部FRC振荡器与PLL配置的相关步骤 数据手册分析  要想得到较高频率的系统时钟,就需要用到PLL锁相环。 时钟输入 FIN;FPLLI这个信号频率的要求是不是要大于0.8MHz且小于8MHz。 这个FIN可以是外部振荡器过来的,也可以是内部FRC过来的。 对于外部振荡器过来的时钟信号可以有三种选择,而从FRC过来的就只要一种选择。 FR
相关文章
相关标签/搜索