基于FPGA应用FFT IP核实现1024点fft运算

1、IP核设置 由以上可知,延迟大约在13.772us,所以每秒可以做50000次fft。 2、输入的数据,根据自己的需要,实现对1024个数据的FFT运算。 比如,数据是连续的,但是我想每1秒做1000次FFT运算,则每1ms开启一次即可。 因为前方采样速率是慢速时钟,FFT模块运算是稍高速模块,需要跨时钟域处理,此处应用两个1024深度的FIFO,对数据做跨时钟与处理。 3、数据输入FFT,数
相关文章
相关标签/搜索