【转】VIVADO 2017.4 QSPI FLASH 下载说明 详细解决FLASH没法下载问题

 

 

 

转载说明:转载请标明文章来源于常州一二三/米联电子 。html

VIVADO 2017.4 QSPI FLASH 下载说明
Xilinx VIVADO 软件版本更新到2017之后,QSPI FLASH 下载老是遇到各类奇葩的问题,用了好长时间,也没有找到好的办法解决,最近官方终于给出了解决办法。固然这个办法说的也并非很清楚,须要本身猜和测试,一直对X的软件无力吐槽。如今这个问题终于暂时解决了,下面向你们分享QSPI FLASH下载解决方法,若有不一样意见欢迎批评指正。
一、QSPI FLASH 下载,官方说明。
XILINX官网中Xilinx Answer 70548和Xilinx Answer 70148提供了VIVADO 2017.3版本QSPI FLASH下载方法。
Xilinx Answer 70548内容以下:
QSPI编程要求器件以JTAG模式启动,如program_flash输出日志所述。
初始化完成,编程内存
BOOT_MODE REG = 0x00000001
警告:[Xicom 50-100]当前启动模式为QSPI。
虽然强烈建议使用JTAG启动模式,可是在QSPI启动模式下启动设备有一种解决方法。

 

从2017.3开始,为Zynq-7000编程闪存须要您指定FSBL。 见  (Xilinx Answer 70148).
这个FSBL用于初始化系统(主要是运行ps7_init()函数)。
若是在QSPI引导模式下启动,则此FSBL将尝试从flash加载分区,从而致使flash编程的错误行为。
经过如下修改,咱们将此FSBL(仅用于flash编程)限制为基本上仅运行初始化(ps7_init())。
建立一个新的FSBL项目并添加如下更改(main.c)以将其用于SDK中的Flash编程。
/*
* Read bootmode register
*/
BootModeRegister = Xil_In32(BOOT_MODE_REG);
BootModeRegister &= BOOT_MODES_MASK;
//add this line to trick boot mode to JTAG
BootModeRegister = JTAG_MODE;
这能够防止FSBL在编程运行时从Flash设备加载任何现有分区。
Xilinx Answer 70148内容以下:

 

从2017.3版本开始,Vivado硬件管理器和XSDK要求您指定FSBL以编程QSPI闪存。
这样作是为了在Zynq-7000和Zynq UltraScale +之间实现共同流程。
 

 

随着这种变化,带来不少影响
1) 用户须要一个有效的FSBL
若是这个FSBL正在初始化DDR,那么即便QSPI闪存编程没有真正使用它,DDR也须要运行。
建议在FSBL中使用#define FSBL_DEBUG_INFO,以检查在QSPI闪存编程期间FSBL的UART是否彻底执行而没有挂起。
2) 若是您在Vivado 2017.3或2017.4中编程FLASH时遇到问题,请添加如下环境变量。
(2018.1不须要ENV变量):
XIL_CSE_ZYNQ_UBOOT_QSPI_FREQ_HZ = 10000000
这将强制mini-uBoot将QSPI器件时钟设置为10 MHz。
注意:根据您的FSBL设计,您可能会在硬件上看到不一样的QSPI时钟。
3) 设备时钟如今由FSBL而不是工具配置。
下面列出了该工具之前使用的配置。
若是您在编程闪存时遇到问题,则应根据此表检查FSBL配置。
4) 对于XIP(从QSPI执行),须要在QSPI闪存编程期间,指定从OCM执行的自定义FSBL。

 

二、QSPI FLASH 下载,分析说明。
从官方的文档中,通过分析和实际操做,总结如下信息。
(1)“指定fsbl”文件修改
根据文档说明,从VIVADO 2017.3版本开始,Xilinx官方为了使Zynq-7000和Zynq UltraScale +实现流程相同,在QSPI FLASH使用上作了变化,即Zynq-7000编程flash须要“指定的fsbl”。这个fsbl用于初始化系统(主要是运行ps7_init()函数)。
经过分析可知下载QSPI FLASH 的“指定的fsbl”文件与生成boot.bin文件的fsbl文件不一样,这里不能混淆。
QSPI编程要求器件以JTAG模式启动。(由于在QSPI引导模式下启动,则“指定的fsbl”将尝试从flash加载分区,从而致使flash编程的错误行为。致使不能下载flash或下载flash后不能启动。)官方给出了修改方法,经过在“指定的fsbl”中的main.c中以下位置添加以下语句,防止FSBL在编程运行时从Flash设备加载任何现有分区。
/*
* Read bootmode register
*/
BootModeRegister = Xil_In32(BOOT_MODE_REG);
BootModeRegister &= BOOT_MODES_MASK;
//add this line to trick boot mode to JTAG 添加的语句
BootModeRegister = JTAG_MODE;
(2)环境变量修改
VIVADO 2018.1不要设置环境变量。
VIVADO 2017.3,VIVADO 2017.4版本下载QSPI FLASH须要设置环境变量。
变量名:XIL_CSE_ZYNQ_UBOOT_QSPI_FREQ_HZ
变量值:10000000
这么作的目的是这将强制mini-uBoot将QSPI器件时钟设置为10 MHz(根据您的FSBL设计,您可能会在硬件上看到不一样的QSPI时钟)。
三、QSPI FLASH下载,操做说明。
软件版本:VIVADO 2017.4
开发板:MIZ7035(xc7z035-ffg676)
(1) 新建环境变量
计算机à属性à高级系统设置à高级à环境变量à新建系统变量
变量名:XIL_CSE_ZYNQ_UBOOT_QSPI_FREQ_HZ
变量值:10000000

(2) 生成BOOT.BIN文件
加载到SDK

新建fsbl工程,FileàNewàApplication Project,输入fsbl,点击Next。编程

选择Zynq FSBL,点击Finishapp

选中工程(helloworld),右击,选择Create Boot Image。函数

Boot image partitions包含三个文件,分别是fsbl.elf、system_wrapper.bit、helloeorld.elf。
Output BIF file path是bif数据文件路径。Output path是BOOT.bin的输出路径。
单击Create Boot Image。

在工程(helloworld)中生成bootimage文件。单击打开bootimage,生成的BOOT.bin文件。工具

 

 

(3) 生成加载QSPI FLASH的fsbl文件
新建一个新的FSBL文件,命名为fsbl_load。FileàNewàApplication Project,输入fsbl_load,点击Next。

打开fsbl_load的main.c文件,在此处增长“BootModeRegister = JTAG_MODE; ”保存并编译。学习

(4) 下载
模式开关切换到QSPI启动模式(1-ON ,2-OFF)。
单击 Program Flash Memory

加载刚才生成的BOOT.BIN文件和fsbl_load文件,单击Program。测试

 

 

断电,从新打开电源,开发板加载QSPI flash。this

四、总结
Xilinx 的软件无力吐槽,不断变换花样,只能根据实际状况作相应的处理。你们不断努力攻克问题,共同窗习。
转载说明:转载请标明文章来源于常州一二三/米联电子 。
参考连接:
一、 https://www.xilinx.com/support/answers/70548.html (Xilinx Answer 70548)
相关文章
相关标签/搜索