Clock switch with glitch-free电路

时钟域切换: MUX? 这种方式是不行的。 在时钟切换的瞬间,会出现glitch,上升沿的突然出现,会导致两边的时序不满足要求。 方案: 打三拍通过一个ICG门控,再输出。 RTL: 使能指示信号(cgm_sel)变动之后,经过两级同步器,过两拍,原使能无效(assign ind_in0 = in0_en_sync2),再在原时钟域打一拍(或上in0_en_syn3),in0_used变为低电平(
相关文章
相关标签/搜索