【工程源码】基于FPGA的8位十进制数字频率计实现

本文由网友提供,非原创。   测量范围10Hz-50Mhz,通过8数数码管显示;       数字频率计的原理很简单,就是计算每秒钟内待测信号的脉冲个数,按照分模块设计的思想,分为:计数模块,数码管显示模块,控制信号模块,因为系统还需要高电平为1s的脉冲信号,所以还需要一个分频模块:      1、计数模块           计数器有二级制计数器和BCD计数器,因为计数器的计数结果需要经过译码送
相关文章
相关标签/搜索