Intel x86 CPU的地址转换加速机制

在x86 CPU中分页机制引入了线性地址和物理地址的概念,从而在一个独立的物理地址空间上,可以同时存在多个相同且独立的线性地址空间。在分页使能的状况下,CPU访问内存的时候,线性地址首先经过页表查询的机制转化为物理地址,而后再经过物理地址完成物理内存的访问。git 对于64位的x86 CPU,若采用4级的分页机制,其基本结构以下图所示:github 首先CR3寄存器存放着分级地址转换页表的入口地址
相关文章
相关标签/搜索