Intel64及IA-32架构优化指南——3.4优化执行引擎前端

3.5 优化执行核心 在最近微架构产品中的超标量、无序执行核心含有多个执行硬件资源,可以并行地执行多个微操作。这些操作一般确保微操作高效地执行并以固定的延迟执行下去。利用可用的并行性的通用准则有: ●    遵循规则(3.4小节)以最大化有用的译码带宽以及前端吞吐。这些规则包括偏向使用单个微操作指令并利用微融合、栈指针追踪器以及宏融合。 ●    最大化重命名带宽。在本小节所讨论到的准则包含适当的
相关文章
相关标签/搜索