【ZYNQ Ultrascale+ MPSOC FPGA教程】第十七章 Vitis准备工程及注意事项

原创声明:

本原创教程由芯驿电子科技(上海)有限公司(ALINX)创做,版权归本公司全部,如需转载,需受权并注明出处。node

适用于板卡型号:

AXU2CGA/AXU2CGB/AXU3EG/AXU4EV-E/AXU4EV-P/AXU5EV-E/AXU5EV-P /AXU9EG/AXU15EGui

1. 软件环境

软件开发环境基于Vivado 2020.13d

2. 硬件环境

开发板型号 芯片型号
AXU2CGA xczu2cg-sfvc784-1-e
AXU2CGB xczu2cg-sfvc784-1-e

3. 批处理下载QSPI Flash

全部的工程目录下都有个bootimage文件夹,存放了对应的BOOT.bin文件,可将此文件拷贝到Vitis_image_download文件夹,覆盖原有的BOOT.bin。也能够把BOOT.bin放到SD卡启动验证功能orm

vitis_image_download文件夹在course_s2目录下面,进入文件夹,右键点击program_qspi.bat,打开编辑blog

将program_flash路径改为本身的软件安装路径,保存并关闭。教程

双击program_qspi.bat,便可下载BOOT.BIN到QSPI FLASH,建议用JTAG模式下载。开发

也能够采用SD卡启动方法,把BOOT.bin文件拷贝到SD内启动。flash

4. 批处理创建Vitis工程

因为Vitis工程编译后占用空间较大,所以为了节省你们宝贵的时间,咱们提供了Vitis工程的批处理tcl脚本,在每一个工程下都有个vitis文件夹,里面包含硬件描述文件xx.xsa,以及自动建立工程的脚本it

你们须要作的是编辑auto_create_vitis文件夹中的build_vitis.bat文件io

将黄色框中的xsct.bat路径换成本身安装的路径,路径为xx\Vitis\2020.1\bin\xsct.bat

保存以后,再双击build_vitis.bat就能够建立工程了

编译结束,按任意键退出

打开Vitis软件,选择工程路径,Launch

打开后,关闭Welcom界面

工程便可使用

相关文章
相关标签/搜索