FPGA学习之串口发送模块

一、实验目的:实现一个串口输出,通过上位机查看接受到的是否是串口发送的结果。 二、实验环境:FPGA开发板AX301,Quartus ii 三、实验介绍:串口发送使能后,开始发送数据。发送信号默认为高电平,第0位数据发低电平,1~7为要发送的数据,9、10位发高电平。   四、系统框架图   五、源码 首先是改波特率,例程为9600,改成115200. 115200 bps 传输速度使一位数据的周
相关文章
相关标签/搜索