STM32的"异常“、“中断”和“事件”区别和理解

1 异常与中断(Cortex-M3) 1.1 异常与中断 原话:  Cortex‐M3 在内核水平上搭载了一个异常响应系统,支持为数众多的系统异常和外部中断。  其中,编号为 1-15 的对应系统异常,大于等于 16 的则全是外部中断。  除了个别异常的优先级被定死外,其它异常的优先级都是可编程的。  所有能打断正常执行流的事件都称为异常。 异常的概念包含中断的概念,即中断是异常的子集。 异常与中
相关文章
相关标签/搜索