逻辑综合概述

1.概述 概念: 逻辑综合是IC前端设计的重要步骤,就是将行为级/RTL级的电路转换为门级网表的过程。 目的:决定电路的门级结构。寻求电路时序和面积的平衡, 功耗和时序的平衡,增强电路的测试性。 逻辑综合三阶段:Synthesis=Translation+Optimization+Mapping 转译:将HDL代码转为与工艺库(器件)无关的数据库 优化:根据时序/面积/功耗等方面的要求,将上述数据
相关文章
相关标签/搜索