【STM32】USART IDLE + DMA 异常解决方案

背景 又出 BUG 呗~ 设计背景 之前使用 STM32F207 做了一个 UART -> I2C 的转接板。UART 部分是用来与上位机进行交互的,接收数据采用 IDLE 中断 + DMA 的方式,发送数据采用阻塞的方式。上位机可以通过指令触发中转板定时采集 Slave 的数据,也会通过指令对 Slave 进行配置。 问题描述 先来说下问题是什么: 若在 Tx 进行数据 A 发送的时间内接收到第
相关文章
相关标签/搜索