FPGA- Altera IP Core


持续更新中

Altera IP Core 配置

默认使用 Quartus II 软件

Step1

首先,打开你的工程,菜单栏 —— Tools —— MegaWizard Plug-In Manager

在这里插入图片描述

Step2

在下面的界面依次可选的操作——创建、编辑、复制,我们如果要创建一个新的,直接点击Next即可
在这里插入图片描述

Step3

在这里插入图片描述

对于上图,1~5,按照顺序——
1、搜索框,输入你想要的 IP Core;
2、借助1,可快速的找到 IP Core;
3、选择你的工程所用的开发板型号(一般,在已经建好的工程里有默认选好);
4、选择输出文件的语言;
5、选择/创建 输出文件及其路径
操作之后,Next

Step4

后面为具体IP Core的配置,见下面章节

ROM

1、Parameter Settings

1) General

在这里插入图片描述

左侧为根据具体配置呈现的原理图

2) Regs/Clken/Aclrs

在这里插入图片描述
右侧 ‘q’ output port 选项,可以控制是否共用一个上升沿,两者有不同的延时,读者可通过简单的进行观察

3) Mem Init

在这里插入图片描述由于是ROM只能选择使用文件初始化数据,可选 .hex 和 .mif 两种格式的文件,选项Browse导入你已经创建好的数据文件

2、EDA

在这里插入图片描述
提醒你,在仿真的时候,需要在你的仿真程序路径,加上文件——altera_mf.v,具体的,这个文件在:.\Quartus\quartus\eda\sim_lib\

3、Summary

在这里插入图片描述
特别注意,在最后一步,需要将 _inst.v 的例化文件勾选