基于FPGA的高通滤波算法实现

一.算法原理 计算公式:H(2,2)= f(2,2) - 1/9*滑框均值 + 100 假设一幅图大小为302 * 302 * 8 bit 那么 在3*3的模板  滤波次数 就为 (302-3+1)*(302-3+1)= 300*300 二.在FPGA中的原理 1.原理介绍      图像输入以CameraLink协议为例,向FPGA输入300*300的图像,由于需要将图像的首行首列尾行尾列进行滤
相关文章
相关标签/搜索