千兆网络PHY芯片 RTL8211E的实践应用(原理图及PCB实现)

一、完成基于RTL8211E的千兆以太网外围电路的PCB实现 1.PCB的板级分析 采用了八层PCB板的制作工艺,层级分布分别为 TOP->GND->SIG1->PWR->PER2 ->SIG2->GND->BUTTOM. 其中,top层摆放主要器件并布放控制类信号线以及PHY连接RJ45的差分线; GND层为参考层; SIG1主要布放PHY至FPGA端的TX等长信号线; PWR层主要提供AVDD
相关文章
相关标签/搜索