在vivado上用verilog实现冒泡排序算法

一.要求 设计验证冒泡排序算法。给出设计程序、测试程序、时序仿真结果及分析说明。 二.冒泡排序原理 冒牌排序是将一个数组,按照从小到大进行排列。如下图所示: 假设初始数组元素排列为【8、7、6、5、4、3、2、1】。 经过一次比较排序后为: 经过一轮排序后为: 再经过一轮过后为: 如此,经过几轮过后,就变为: 这就是冒泡排序的流程。 三.设计代码 module homework3( clk,rst
相关文章
相关标签/搜索