在Nexys4 DDR上实现的DDR2读写例程

· 本文使用Vivado 2015.4在Nexys4 DDR(如下简称N4DDR)开发板上实现DDR的读写。 · FPGA若是须要对DDR进行读写,则须要一个DDR的控制器。根据官方的文档(UG586,下载连接在文末),DDR控制器的时序主要有三: (1)首先是控制信号,以下图: · 从上图能够看出,只有当app_rdy信号有效时,程序所发出的读写命令才会被控制器接收。这点必须注意。 (2)而后是
相关文章
相关标签/搜索